74HC393 Dual 4-Bit Binary Counter IC
750 د.ع
The 74HC393 is a versatile and essential CMOS integrated circuit containing two independent 4-bit binary ripple counters, each with its own clock input and a master reset. Housed in a 16-pin DIP package, this chip is designed for counting events, dividing frequencies, and generating timing sequences in digital systems.
In stock
CompareDescription
74HC393 Dual 4-Bit Binary Counter IC – DIP-16 CMOS Ripple Counter with Reset
The 74HC393 is a versatile and essential CMOS integrated circuit containing two independent 4-bit binary ripple counters, each with its own clock input and a master reset. Housed in a 16-pin DIP package, this chip is designed for counting events, dividing frequencies, and generating timing sequences in digital systems.
Each counter advances its 4-bit binary output (Q0 to Q3) on the high-to-low transition (falling edge) of its clock input, providing a divide-by-2, -4, -8, and -16 output from each stage. The active-low master reset (MR) pin asynchronously clears all four flip-flops of a counter to zero, allowing for immediate initialization.
With its simple clock-driven operation and cascadable design, the 74HC393 is perfect for creating longer counters, frequency synthesizers, event timers, and digital clocks in projects ranging from educational electronics to industrial automation. It’s a fundamental component for anyone needing reliable, low-power counting functionality.
Key Features & Benefits
Dual Independent 4-Bit Counters
Integrates two separate, identical 4-bit binary ripple counters in one IC, providing two independent counting channels or the ability to cascade them for an 8-bit count, offering great design flexibility.
Ripple Counter Operation
Each counter functions as a ripple (asynchronous) counter, where each flip-flop triggers the next. This provides natural frequency division outputs (÷2, ÷4, ÷8, ÷16) directly from the Q outputs, useful for clock division and signal generation.
Falling-Edge Triggered
The counters increment on the high-to-low transition (falling edge) of the clock signal. This can be advantageous for interfacing with certain logic families or for specific timing requirements in a circuit.
Asynchronous Master Reset
Each counter features an active-low Master Reset (MR) input. When pulsed low, it immediately clears all four outputs (Q0-Q3) of that counter to logic low (zero), independent of the clock state.
Wide Operating Voltage & Low Power
Operates from 2.0V to 6.0V, compatible with 3.3V and 5V systems, and consumes minimal static power thanks to its CMOS construction, making it suitable for battery-powered devices.
Technical Specifications
General Specifications
-
Logic Family: 74HC (High-Speed CMOS)
-
Function: Dual 4-Bit Binary Ripple Counter
-
Number of Counters: 2 (Independent)
-
Counting Mode: Asynchronous (Ripple), Binary Up-Count
-
Reset Type: Asynchronous Master Reset (active-low)
Electrical Characteristics
-
Supply Voltage Range (VCC): 2.0V to 6.0V
-
Maximum Clock Frequency: Typically > 20 MHz @ 5V (for reliable counting)
-
Propagation Delay (CLK to Q): Varies per stage (ripple effect)
-
Control Pins per Counter: CP (Clock, falling-edge triggered), MR (Master Reset, active-low)
Package & Pinout
-
Package Type: DIP-16 (Plastic Dual In-line Package)
-
Pin Configuration: Counter 1: 1CP (Clock), 1MR (Reset), 1Q0 (LSB) to 1Q3 (MSB) on pins 2-5. Counter 2: 2CP (Clock) on pin 13, 2MR (Reset) on pin 12, 2Q0 to 2Q3 on pins 11-8. Pin 7 is GND, Pin 16 is VCC.
-
Operating Temperature Range: -40°C to +125°C
Package Contents
-
1 x 74HC393 Dual 4-Bit Binary Counter IC (DIP-16 Package)
شريحة 74HC393 عداد ثنائي مزدوج 4-بت – عداد تموجي CMOS مع إعادة تعيين بمغلف DIP-16
تعتبر شريحة 74HC393 دائرة متكاملة CMOS متعددة الاستخدامات وأساسية تحتوي على عدّادين ثنائيين تموجيين مستقلين 4-بت، لكل منهما مدخل ساعة خاص وإعادة تعيين رئيسي. معبأة في مغلف DIP 16 دبوسًا، صممت هذه الشريحة لعد الأحداث، وتقسيم الترددات، وتوليد تسلسلات توقيت في الأنظمة الرقمية. يتقدم كل عداد بإخراجه الثنائي 4-بت (Q0 إلى Q3) عند الانتقال من عالي إلى منخفض (حافة هابطة) لمدخل الساعة الخاص به، مما يوفر إخراج قسمة على 2، و4، و8، و16 من كل مرحلة. يقوم دبوس إعادة التعيين الرئيسي منخفض الفعالية (MR) بمسح جميع القلابات الأربعة للعداد إلى الصفر بشكل غير متزامن، مما يسمح بالتهيئة الفورية. مع تشغله البسيط المدعوم بالساعة وتصميمه القابل للتسلسل، تعد 74HC393 مثالية لإنشاء عدادات أطول، ومولّدات تردد، وموقتات أحداث، وساعات رقمية في مشاريع تتراوح من الإلكترونيات التعليمية إلى الأتمتة الصناعية. إنه مكون أساسي لأي شخص يحتاج إلى وظيفة عد موثوقة ومنخفضة الطاقة.
الميزات والفوائد الرئيسية
عدّادان مستقلان 4-بت
تدمج عدّادين ثنائيين تموجيين منفصلين ومتماثلين 4-بت في شريحة واحدة، مما يوفر قناتي عد مستقلتين أو القدرة على تسلسلهما للحصول على عد 8-بت، مما يوفر مرونة تصميم كبيرة.
تشغيل عداد تموجي
يعمل كل عداد كعداد تموجي (غير متزامن)، حيث يحفز كل قلاب التالي. يوفر هذا مخارج تقسيم تردد طبيعية (÷2، ÷4، ÷8، ÷16) مباشرة من مخارج Q، مما يكون مفيدًا لتقسيم الساعة وتوليد الإشارات.
مشغل بالحافة الهابطة
تزداد قيمة العدّادات عند الانتقال من عالي إلى منخفض (حافة هابطة) لإشارة الساعة. يمكن أن يكون هذا مفيدًا للواجهة مع عائلات منطق معينة أو لمتطلبات توقيت محددة في دارة.
إعادة تعيين رئيسي غير متزامن
يتميز كل عداد بمدخل إعادة تعيين رئيسي منخفض الفعالية (MR). عند تحفيزه منخفضًا، يمسح على الفور جميع المخارج الأربعة (Q0-Q3) لهذا العداد إلى مستوى منطقي منخفض (صفر)، بغض النظر عن حالة الساعة.
جهد تشغيل واسع وطاقة منخفضة
تعمل من 2.0 فولت إلى 6.0 فولت، متوافقة مع أنظمة 3.3 فولت و 5 فولت، وتستهلك طاقة ثابتة ضئيلة بفضل بنائها من CMOS، مما يجعلها مناسبة للأجهزة التي تعمل بالبطاريات.
المواصفات الفنية
المواصفات العامة
-
عائلة المنطق: 74HC (CMOS عالي السرعة)
-
الوظيفة: عداد ثنائي تموجي مزدوج 4-بت
-
عدد العدّادات: 2 (مستقلان)
-
وضع العد: غير متزامن (تموجي)، عد تصاعدي ثنائي
-
نوع إعادة التعيين: إعادة تعيين رئيسي غير متزامن (منخفض الفعالية)
الخصائص الكهربائية
-
نطاق جهد التغذية (VCC): 2.0 فولت إلى 6.0 فولت
-
التردد الأقصى للساعة: نموذجيًا > 20 ميجاهرتز @ 5 فولت (لعد موثوق)
-
تأخير الانتشار (من CLK إلى Q): يختلف حسب المرحلة (تأثير تموجي)
-
دبابيس التحكم لكل عداد: CP (الساعة، مشغل بالحافة الهابطة)، MR (إعادة تعيين رئيسي، منخفض الفعالية)
المغلف وتخطيط الدبابيس
-
نوع المغلف: DIP-16 (مغلف بلاستيكي ثنائي الخط)
-
تخطيط الدبابيس: العداد 1: 1CP (الساعة)، 1MR (إعادة تعيين)، 1Q0 (أقل بت LSB) إلى 1Q3 (أعلى بت MSB) على الدبابيس 2-5. العداد 2: 2CP (الساعة) على الدبوس 13، 2MR (إعادة تعيين) على الدبوس 12، 2Q0 إلى 2Q3 على الدبابيس 11-8. الدبوس 7 هو الأرضي GND، الدبوس 16 هو مصدر الطاقة VCC.
-
نطاق درجة حرارة التشغيل: -40°م إلى +125°م
محتويات العلبة
-
1 × شريحة 74HC393 عداد ثنائي مزدوج 4-بت (مغلف DIP-16)






Reviews
There are no reviews yet.